[فارسی]
[English]
[ورود به سایت]
[برگشت به سایت اصلی]
رزومه آموزشی و پژوهشی (CV)
تقویم کاری
سارنگ کاظمی نیا
دانشیار
گروه مهندسی برق
Email:
s.kazeminia@uut.ac.ir
WebSite:
https://faculty.uut.ac.ir/kazeminia
دروس کارشناسی ارشد
مدارهای مجتمع خطی CMOS
مکاترونیک1
روش تحقیق و ارائه
مکاترونیک2
مدارهای مجتمع خیلی فشرده VLSI
مدارهای Data Converter
دروس کارشناسی
مدارهای الکتریکی1
آشنایی با مهندسی برق
طراحی سیستمهای دیجیتال با FPGA
الکترونیک3
CMOS
[برگشت به سایت اصلی]
Sarang Kazeminia
Frequency-range enhanced delay locked loop based on varactor-loaded and current-controlled delay elements
2020, AEU - International Journal of Electronics and Communications, Volume 127, December 2020, 153477
[Citation Link]
[Return Back]